スマートフォン版はこちら

デジタル回路設計の新着・更新情報のみ表示の転職・求人情報(2ページ目)

デジタル回路設計の新着・更新情報のみ表示の転職 求人数は73件です。

デジタル回路設計の新着・更新情報のみ表示の新着求人としては、三菱重工業株式会社・株式会社豊田自動織機・ヤマハ株式会社などがあります。

専門知識やスキルを最大限に発揮しながら、あなたのライフスタイルや価値観に合った理想の働き方を叶えましょう。想定年収が高い順に検索結果を並べ替えることも可能です。

検索結果一覧73件(52~73件表示)
  • 【京都】デジタルレイアウト設計リーダー(SoC開発)

    電気・電子・半導体メーカー

    • 管理職・マネージャー経験
    • 新着求人

    ■プロジェクト成功へ向けた戦略立案、進捗管理等のプロジェクトマネジメント業務■日本及び海外顧客に対してプロジェクトステータス、トラブルシューティングプロセス、技術的な調査結果、及び事後分析レポートを現地言語若しくは英語を用いて行う報告業務、及び社内への報告■部門横断的なチームと緊密に連携しながら、メンバと共にプロジェクトで生じる技術的な問題解決を行う。■より良い方法を考え、作業手順改善活動を行う、またプロジェクト終了時には結果を振り返り、次プロジェクトへの反省及び対策を行う。■プロジェクトメンバ、プロジェクトコスト管理■デジタルレイアウト設計開発業務※プロジェクトによっては一部業務をご担当いただく場合もあります。【期待する役割】■外部メンバーを含むデジタルレイアウト設計におけるプロジェクトメンバーをリードし、製品開発プロジェクトを成功に導くために何が必要か検討し自律的に行動できる方を期待します。■デジタルレイアウト設計業務にとどまらず、プロジェクト成功のために社内外の関係者と協力し、設計手順の改善、製品仕様への提言など様々な業務にもチャレンジ可能です。【募集背景】■ソシオネクストはシステムLSI設計会社として設立以来事業拡大を続け、先端プロセス品種も含めて国内外の様々な顧客に合わせ多様な分野の商品開発を行う中で、積極的に新規採用を進めております。■近年では特に海外顧客を中心に先端かつ大規模な品種の受注が増加しており、事業拡大に伴いデジタルレイアウト設計業務のエンジニア及びチームリーダー、プロジェクトリーダーの増員募集を行います。【キャリアパス】■日本/海外拠点でのデジタルレイアウト設計プロジェクトリーダー■複数のデジタルレイアウト設計プロジェクトを統括する統括リーダー【ポジションの魅力】■車載、データセンター、カメラ向けなど、開発部門は担当するプロジェクトごとに都度担当製品が変わるので、1つの業界や製品だけではなく、様々な分野の開発に携わることができます。■2ナノ、3ナノ等の最先端の半導体開発に携わることができます■顧客に合わせたカスタマイズSoCの開発に至っては、様々な業界の顧客と共同で開発を進めるため、業界の知見を広げることできる事と完成品を目で見ることができます【組織構成】バックエンド開発部:130名全国の拠点に合計130名がおり、プロジェクトごとに5~10名のチーム編成をして開発を行います。【働き方】■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■転勤無し■役職定年無し■定年:60歳 再雇用:65歳まで

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.23

  • 【愛知/名古屋】デジタルレイアウト設計リーダー(SoC開発)

    電気・電子・半導体メーカー

    • 管理職・マネージャー経験
    • 新着求人

    ■プロジェクト成功へ向けた戦略立案、進捗管理等のプロジェクトマネジメント業務■日本及び海外顧客に対してプロジェクトステータス、トラブルシューティングプロセス、技術的な調査結果、及び事後分析レポートを現地言語若しくは英語を用いて行う報告業務、及び社内への報告■部門横断的なチームと緊密に連携しながら、メンバと共にプロジェクトで生じる技術的な問題解決を行う。■より良い方法を考え、作業手順改善活動を行う、またプロジェクト終了時には結果を振り返り、次プロジェクトへの反省及び対策を行う。■プロジェクトメンバ、プロジェクトコスト管理■デジタルレイアウト設計開発業務※プロジェクトによっては一部業務をご担当いただく場合もあります。【期待する役割】■外部メンバーを含むデジタルレイアウト設計におけるプロジェクトメンバーをリードし、製品開発プロジェクトを成功に導くために何が必要か検討し自律的に行動できる方を期待します。■デジタルレイアウト設計業務にとどまらず、プロジェクト成功のために社内外の関係者と協力し、設計手順の改善、製品仕様への提言など様々な業務にもチャレンジ可能です。【募集背景】■ソシオネクストはシステムLSI設計会社として設立以来事業拡大を続け、先端プロセス品種も含めて国内外の様々な顧客に合わせ多様な分野の商品開発を行う中で、積極的に新規採用を進めております。■近年では特に海外顧客を中心に先端かつ大規模な品種の受注が増加しており、事業拡大に伴いデジタルレイアウト設計業務のエンジニア及びチームリーダー、プロジェクトリーダーの増員募集を行います。【キャリアパス】■日本/海外拠点でのデジタルレイアウト設計プロジェクトリーダー■複数のデジタルレイアウト設計プロジェクトを統括する統括リーダー【ポジションの魅力】■車載、データセンター、カメラ向けなど、開発部門は担当するプロジェクトごとに都度担当製品が変わるので、1つの業界や製品だけではなく、様々な分野の開発に携わることができます。■2ナノ、3ナノ等の最先端の半導体開発に携わることができます■顧客に合わせたカスタマイズSoCの開発に至っては、様々な業界の顧客と共同で開発を進めるため、業界の知見を広げることできる事と完成品を目で見ることができます【組織構成】バックエンド開発部:130名全国の拠点に合計130名がおり、プロジェクトごとに5~10名のチーム編成をして開発を行います。【働き方】■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■転勤無し■役職定年無し■定年:60歳 再雇用:65歳まで

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.23

  • 【愛知/名古屋】開発プロジェクトマネージャー(SoC)

    電気・電子・半導体メーカー

    • 管理職・マネージャー経験
    • 新着求人

    SoC開発のマネジメント(PM) および SoC開発業務全般 (sub-PM)を行っていただきます。【具体的な業務内容】■プロジェクトの目的を明確にし、計画を立案する■プロジェクトチームを編成する■開発チームおよび全体のQCDを管理し、プロジェクトを計画通りに進める■顧客に対して進捗報告、変更に対する折衝などを行いながら、良好な関係を維持する■開発の進捗状況と課題を把握し、顧客に報告する■プロジェクト内の調整を行い、進捗、課題の解決に努める※サブ業務として、プロジェクトマネジメント手法の改善や後進の育成も行っていただきます。※ご入社後まずはサブリーダーとして半年-1年ほど技術的なキャッチアップを行っていただく予定です。※海外顧客が多いため、会議やメールのやり取りなどで日常的に英語の使用が発生いたします。【募集背景】増員グローバル・先端・大規模品種の急増、および 商品戦略の変化(従来ASICからSolution SoC)に対して、PMを中心としたマネジメントのリソース、技術力や経験が不足しております。社内での育成と並行して、社外の経験者の経験や考え方を取り入れることで、PM部の技術・マネジメント力の増強&底上げを図りたいと考えております。【配属先】プロジェクトマネジメント部■人数 90名【キャリアパス】■上位プロジェクトマネジメントとして複数プロジェクトを管理したり、プロマネ組織の管理者を担っていただくことが可能です。■また事業部門にて、開発だけでなくプロダクトの事業全体を管理するプロジェクトマネジメントを行っていただくことも可能です。【働き方】■リモート 上長の許可があれば可能■フルフレックス■定年 60歳 定年再雇用 65歳まで

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.23

  • 【兵庫】電気設計職《ニッチトップメーカー!》

    機械・精密機器メーカー

    電気設計担当として、制御回路を有する装置開発(アクティブ除振台等)における回路設計及び評価を担当していただきます。【具体的な職務内容】・製品開発や要素研究に関する振動計測および評価・要素部品開発に関する電気設計及び評価【募集部門・ポジション】 研究開発センターコンポーネンツ開発課 課長1名、構成員8名【成長できる環境】先輩社員が多く、わからないことがあればすぐに確認できる環境です。また、外部研修の導入や、入社2年目以降で大連工場の視察(1週間程度)等設計職としてスキルアップができるよう制度を整えております。【就業環境情報】出張が年4~5回程度(1回は短期間)発生します。中途入社9割にも関わらず、勤続年数12年、離職率2.9%となっており、長期就業しやすい環境となっています。

    年収
    530万円~730万円
    職種
    デジタル回路設計

    更新日 2026.04.24

  • 【横浜】高速インターフェースIP開発 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、高速インターフェースIP開発エンジニアとして業務を行って頂きます。【具体的な職務内容】■高速インターフェースIPの開発・SerDes IPの自主開発もしくはIPベンダーからの導入・PCI Express, USB, MIPI等のController IPのIPベンダーからの導入・IP Subsystemの開発及び検証環境の構築【募集の背景/ミッション】当社が自主開発した豊富な高速インターフェースIPのラインアップにサードパーティと提携した各種IPを加えることで、お客様の幅広い要求を可能にした最先端SoC開発をサポートします。今後もハイエンドで培った高速データ伝送技術をベースに、自主開発およびサードパーティIPマクロを問わず、継続的に開発し製品化していきます。【キャリアパス】■SerDes IP開発チームリーダー■Controller IPおよびIP Subsytem開発チームリーダー【勤務地/配属予定部署/働き方】■勤務地:本社(神奈川県横浜市港北区新横浜2-10-23 野村不動産新横浜ビル/最寄駅:新横浜駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【京都】高速インターフェースIP開発 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、高速インターフェースIP開発エンジニアとして業務を行って頂きます。【具体的な職務内容】■高速インターフェースIPの開発・SerDes IPの自主開発もしくはIPベンダーからの導入・PCI Express, USB, MIPI等のController IPのIPベンダーからの導入・IP Subsystemの開発及び検証環境の構築【募集の背景/ミッション】当社が自主開発した豊富な高速インターフェースIPのラインアップにサードパーティと提携した各種IPを加えることで、お客様の幅広い要求を可能にした最先端SoC開発をサポートします。今後もハイエンドで培った高速データ伝送技術をベースに、自主開発およびサードパーティIPマクロを問わず、継続的に開発し製品化していきます。【キャリアパス】■SerDes IP開発チームリーダー■Controller IPおよびIP Subsytem開発チームリーダー【勤務地/配属予定部署/働き方】■勤務地:京都事業所(京都府京都市下京区中堂寺粟田町91番地 KRP 10号館/最寄駅:丹波口駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【愛知/名古屋】高速インターフェースIP開発 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、高速インターフェースIP開発エンジニアとして業務を行って頂きます。【具体的な職務内容】■高速インターフェースIPの開発・SerDes IPの自主開発もしくはIPベンダーからの導入・PCI Express, USB, MIPI等のController IPのIPベンダーからの導入・IP Subsystemの開発及び検証環境の構築【募集の背景/ミッション】当社が自主開発した豊富な高速インターフェースIPのラインアップにサードパーティと提携した各種IPを加えることで、お客様の幅広い要求を可能にした最先端SoC開発をサポートします。今後もハイエンドで培った高速データ伝送技術をベースに、自主開発およびサードパーティIPマクロを問わず、継続的に開発し製品化していきます。【キャリアパス】■SerDes IP開発チームリーダー■Controller IPおよびIP Subsytem開発チームリーダー【勤務地/配属予定部署/働き方】■勤務地:名古屋事業所(愛知県名古屋市中区錦二丁目20番15号 広小路クロスタワー/最寄駅:伏見駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【愛知/名古屋】NOC IP調達とシステム性能設計◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、NOC IP調達とシステム性能設計業務を行って頂きます。【具体的な職務内容】■大規模SoCのNoC設計および性能検証【募集の背景/ミッション】NOC(Network On Chip)バスを活用したシステム性能設計を必要とする開発が急増する中、NOCバス及びシステム性能設計に対応した開発が遂行できる人材が不足しているため【キャリアパス】■NoCバス開発チームリーダー【勤務地/配属予定部署/働き方】■勤務地:名古屋事業所(愛知県名古屋市中区錦二丁目20番15号 広小路クロスタワー/最寄駅:伏見駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【京都】NOC IP調達とシステム性能設計◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、NOC IP調達とシステム性能設計業務を行って頂きます。【具体的な職務内容】■大規模SoCのNoC設計および性能検証【募集の背景/ミッション】NOC(Network On Chip)バスを活用したシステム性能設計を必要とする開発が急増する中、NOCバス及びシステム性能設計に対応した開発が遂行できる人材が不足しているため【キャリアパス】■NoCバス開発チームリーダー【勤務地/配属予定部署/働き方】■勤務地:京都事業所(京都府京都市下京区中堂寺粟田町91番地 KRP 10号館/最寄駅:丹波口駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【横浜】NOC IP調達とシステム性能設計◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、NOC IP調達とシステム性能設計業務を行って頂きます。【具体的な職務内容】■大規模SoCのNoC設計および性能検証【募集の背景/ミッション】NOC(Network On Chip)バスを活用したシステム性能設計を必要とする開発が急増する中、NOCバス及びシステム性能設計に対応した開発が遂行できる人材が不足しているため【キャリアパス】■NoCバス開発チームリーダー【勤務地/配属予定部署/働き方】■勤務地:本社(神奈川県横浜市港北区新横浜2-10-23 野村不動産新横浜ビル/最寄駅:新横浜駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【横浜】ESD設計・検証 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、ESD設計もしくはESD検証業務を行って頂きます。【具体的な職務内容】■ESDデザインガイドライン作成、ESD測定のプログラミングと製品の測定、もしくはESD検証環境開発【募集の背景/ミッション】■ESD設計、ESD検証の経験があるエンジニア■車載、データセンター向けの大電流SoCが増え、ESD、Latch-upの設計検証や測定対応が重要視されており、対応が増加した為、人員を募集します【キャリアパス】■上位エンジニアもしくは幹部社員となり、この会社の将来を担って頂きます。【勤務地/配属予定部署/働き方】■勤務地:本社(神奈川県横浜市港北区新横浜2-10-23 野村不動産新横浜ビル/最寄駅:新横浜駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【京都】ESD設計・検証 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、ESD設計もしくはESD検証業務を行って頂きます。【具体的な職務内容】■ESDデザインガイドライン作成、ESD測定のプログラミングと製品の測定、もしくはESD検証環境開発【募集の背景/ミッション】■ESD設計、ESD検証の経験があるエンジニア■車載、データセンター向けの大電流SoCが増え、ESD、Latch-upの設計検証や測定対応が重要視されており、対応が増加した為、人員を募集します【キャリアパス】■上位エンジニアもしくは幹部社員となり、この会社の将来を担って頂きます。【勤務地/配属予定部署/働き方】■勤務地:京都事業所(京都府京都市下京区中堂寺粟田町91番地 KRP 10号館/最寄駅:丹波口駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【愛知/名古屋】ESD設計・検証 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、ESD設計もしくはESD検証業務を行って頂きます。【具体的な職務内容】■ESDデザインガイドライン作成、ESD測定のプログラミングと製品の測定、もしくはESD検証環境開発【募集の背景/ミッション】■ESD設計、ESD検証の経験があるエンジニア■車載、データセンター向けの大電流SoCが増え、ESD、Latch-upの設計検証や測定対応が重要視されており、対応が増加した為、人員を募集します【キャリアパス】■上位エンジニアもしくは幹部社員となり、この会社の将来を担って頂きます。【勤務地/配属予定部署/働き方】■勤務地:名古屋事業所(愛知県名古屋市中区錦二丁目20番15号 広小路クロスタワー/最寄駅:伏見駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【愛知/名古屋】基盤IP開発 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、基盤IP開発業務を行って頂きます。【具体的な職務内容】■論理cell、メモリー、IOcellの開発全般業務及びエコシステム(調達IP)の受入れ(品質確認)を担う■リーダーとしての役割も期待する【募集の背景/ミッション】■論理cell、メモリー、IOcellを担当しているグループリーダー/チームリーダー層は高齢であり、数年後に大きく減る事から、人材の補充が必要■論理cell、メモリー、IOcellの開発業務及びリーダーの経験があるエンジニア■エコシステム活用に対する各ベンダとの交渉や開発全体を統括できる人材を募集【勤務地/配属予定部署/働き方】■勤務地:名古屋事業所(愛知県名古屋市中区錦二丁目20番15号 広小路クロスタワー/最寄駅:伏見駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【愛知/名古屋】HBM/DDR IPの開発 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、HBM/DDR IPの開発業務を行って頂きます。【具体的な職務内容】■HBM/DDR IPの開発・HBM/DDR PHY IPのIPベンダーからの導入・HBM/DDR PHY IP, DRAM搭載品のDFT設計、SIPI設計【募集の背景/ミッション】■HBM3E/LPDDR5系の開発にリソースを効率的にアサインしているが、DDR5-RDIMMの並行発/LPDDR6/DDR5-MRDIMM/HBM4への新規開発に対応できる人材が不足■HBM,LPDDR5-MCMなどDRAM搭載品に対応できる人材が不足【キャリアパス】絶え間なく進化しつづけているDDRメモリシステムのリード、CPU-NoC-DDRの性能設計検証を通してアーキテクチャ設計をリードすることが可能【勤務地/配属予定部署/働き方】■勤務地:名古屋事業所(愛知県名古屋市中区錦二丁目20番15号 広小路クロスタワー/最寄駅:伏見駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【京都】HBM/DDR IPの開発 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、HBM/DDR IPの開発業務を行って頂きます。【具体的な職務内容】■HBM/DDR IPの開発・HBM/DDR PHY IPのIPベンダーからの導入・HBM/DDR PHY IP, DRAM搭載品のDFT設計、SIPI設計【募集の背景/ミッション】■HBM3E/LPDDR5系の開発にリソースを効率的にアサインしているが、DDR5-RDIMMの並行発/LPDDR6/DDR5-MRDIMM/HBM4への新規開発に対応できる人材が不足■HBM,LPDDR5-MCMなどDRAM搭載品に対応できる人材が不足【キャリアパス】絶え間なく進化しつづけているDDRメモリシステムのリード、CPU-NoC-DDRの性能設計検証を通してアーキテクチャ設計をリードすることが可能【勤務地/配属予定部署/働き方】■勤務地:京都事業所(京都府京都市下京区中堂寺粟田町91番地 KRP 10号館/最寄駅:丹波口駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【横浜】HBM/DDR IPの開発 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、HBM/DDR IPの開発業務を行って頂きます。【具体的な職務内容】■HBM/DDR IPの開発・HBM/DDR PHY IPのIPベンダーからの導入・HBM/DDR PHY IP, DRAM搭載品のDFT設計、SIPI設計【募集の背景/ミッション】■HBM3E/LPDDR5系の開発にリソースを効率的にアサインしているが、DDR5-RDIMMの並行発/LPDDR6/DDR5-MRDIMM/HBM4への新規開発に対応できる人材が不足■HBM,LPDDR5-MCMなどDRAM搭載品に対応できる人材が不足【キャリアパス】絶え間なく進化しつづけているDDRメモリシステムのリード、CPU-NoC-DDRの性能設計検証を通してアーキテクチャ設計をリードすることが可能【勤務地/配属予定部署/働き方】■勤務地:本社(神奈川県横浜市港北区新横浜2-10-23 野村不動産新横浜ビル/最寄駅:新横浜駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【横浜】SoCのサインオフ(タイミング、PI)の開発

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、SoCのサインオフ(タイミング、PI)の開発業務を行って頂きます。【具体的な職務内容】■サインオフガイドライン作成、STA、PIツールの評価、メンテナンスの実施■先端テクノロジ分野での技術開発(3D,2.5D,BacksidePDN技術など)■品種のタイミング、PIサポート【募集の背景/ミッション】■SoCのサインオフ(タイミング、PI)の開発業務の経験及びSTA、PIツールに精通しているエンジニア■大規模品ではタイミングやPI収束が非常に困難、またテクノロジの微細化によりサインオフ条件が増加しており、より効率的かつ従来と異なるアイデアを提案できる人材を募集【勤務地/配属予定部署/働き方】■勤務地:本社(神奈川県横浜市港北区新横浜2-10-23 野村不動産新横浜ビル/最寄駅:新横浜駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【京都】SoCのサインオフ(タイミング、PI)の開発

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、SoCのサインオフ(タイミング、PI)の開発業務を行って頂きます。【具体的な職務内容】■サインオフガイドライン作成、STA、PIツールの評価、メンテナンスの実施■先端テクノロジ分野での技術開発(3D,2.5D,BacksidePDN技術など)■品種のタイミング、PIサポート【募集の背景/ミッション】■SoCのサインオフ(タイミング、PI)の開発業務の経験及びSTA、PIツールに精通しているエンジニア■大規模品ではタイミングやPI収束が非常に困難、またテクノロジの微細化によりサインオフ条件が増加しており、より効率的かつ従来と異なるアイデアを提案できる人材を募集【勤務地/配属予定部署/働き方】■勤務地:京都事業所(京都府京都市下京区中堂寺粟田町91番地 KRP 10号館/最寄駅:丹波口駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【京都】CPUシステムハードウェア詳細設計 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、CPUシステムハードウェア詳細設計業務を行って頂きます。【具体的な職務内容】■顧客要求のARM IP (CPU/GIC/CMN/Coresight/NI/PCK etc.) を用いたCPUシステム、バスシステムの実現性やアーキテクチャを検討し、検討結果を提案し顧客要求に最適なハードウェア詳細仕様を作り、それに基づくハードウェア詳細設計業務を行う■特に、ハイエンドアプリケーションプロセッサや、先端のサーバー向けプロセッサなど、新しいアーキテクチャ、プラットフォームの導入、実装中心に対応する■直接ARM社等IPベンダや、SoCやCPUサブシステムの要求仕様を出す顧客と会話、議論しながら、社内設計メンバーや、外注設計会社をコントロールして業務を進める【募集の背景/ミッション】■大規模化するSoCのアーキテクチャ、仕様の量と複雑度はサーバー、車載SoCをはじめとして高まっており、その中でも最先端CPUサブシステム、バスシステムの詳細設計を行う人材が必要。特に現在の標準となっているARM IPを活用出来る人材を強化したい■役割的に社内プロパで行う必要がある顧客対応や設計リードとなる人材が不足。特にE4クラス以上が不足しており、現在一部のエンジニアに負荷集中し、残業が常態化しており、この分野で設計リーダーを担える即戦力相当人材を増員したい【キャリアパス】適正やニーズに応じて次のような領域で、より上位の役割や業務範囲も視野に入れている■SoCシステム、CPUシステムのアーキテクチャ設計リーダー■対ARM社、他 SiFiveなどRISCVのIPベンダとの技術窓口【勤務地/配属予定部署/働き方】■勤務地:京都事業所(京都府京都市下京区中堂寺粟田町91番地 KRP 10号館/最寄駅:丹波口駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【横浜】CPUシステムハードウェア詳細設計 ◆プライム

    電気・電子・半導体メーカー

    富士通の子会社富士通セミコンダクターとパナソニックのシステムLSI事業の統合によって設立されたSoCの設計・開発するメーカーにて、CPUシステムハードウェア詳細設計業務を行って頂きます。【具体的な職務内容】■顧客要求のARM IP (CPU/GIC/CMN/Coresight/NI/PCK etc.) を用いたCPUシステム、バスシステムの実現性やアーキテクチャを検討し、検討結果を提案し顧客要求に最適なハードウェア詳細仕様を作り、それに基づくハードウェア詳細設計業務を行う■特に、ハイエンドアプリケーションプロセッサや、先端のサーバー向けプロセッサなど、新しいアーキテクチャ、プラットフォームの導入、実装中心に対応する■直接ARM社等IPベンダや、SoCやCPUサブシステムの要求仕様を出す顧客と会話、議論しながら、社内設計メンバーや、外注設計会社をコントロールして業務を進める【募集の背景/ミッション】■大規模化するSoCのアーキテクチャ、仕様の量と複雑度はサーバー、車載SoCをはじめとして高まっており、その中でも最先端CPUサブシステム、バスシステムの詳細設計を行う人材が必要。特に現在の標準となっているARM IPを活用出来る人材を強化したい■役割的に社内プロパで行う必要がある顧客対応や設計リードとなる人材が不足。特にE4クラス以上が不足しており、現在一部のエンジニアに負荷集中し、残業が常態化しており、この分野で設計リーダーを担える即戦力相当人材を増員したい【キャリアパス】適正やニーズに応じて次のような領域で、より上位の役割や業務範囲も視野に入れている■SoCシステム、CPUシステムのアーキテクチャ設計リーダー■対ARM社、他 SiFiveなどRISCVのIPベンダとの技術窓口【勤務地/配属予定部署/働き方】■勤務地:本社(神奈川県横浜市港北区新横浜2-10-23 野村不動産新横浜ビル/最寄駅:新横浜駅)■配属予定部署:コア開発部■フレックス(コアタイム無し)■リモートワーク 上長の許可があれば可能■役職定年無し(定年:60歳 再雇用:65歳まで)

    年収
    年収非公開
    職種
    半導体設計

    更新日 2026.04.27

  • 【東京】衛星回路設計/キヤノングループの中核企業

    電気・電子・半導体メーカー

    キヤノングループの中核企業である同社において、人工衛星における電子回路またはアナログ回路設計をお任せいたします。【具体的には】■マイコン、FPGAを有する電子回路■電源などのアナログ回路の設計、評価【企業の魅力】■世界基準の幅広い製品開発を展開:カメラやビジネス機器に強みのあるキヤノングループの中核企業として、「精密加工・小型化・画像処理・光学・量産化技術」を武器に、人工衛星からビジネス機器まで世界基準の製品開発を行っています。2020年10月には2基目の人工衛星の打上げにも成功しております。■高い利益率と安定性:製造業の平均利益率が3~5%と言われる中、弊社の直近10年の平均利益率は10%超で、高い利益率を維持しています。製品展開としては、宇宙事業をはじめ当社で企画・設計開発・製造を行う自社製品が多く、当社の安定的な経営基盤を支えております。【福利厚生と研修教育制度】社員が安心して仕事に取り組めるように、充実した福利厚生でバックアップしています。社員食堂(全事業所)、かけ流し温泉のある研修施設など、長く健康に働ける環境づくりに力を入れています。研修につきましても、OJTでは学びきれない知識や技術を、グループ会社の研修、外部講師の招待、セミナー受講、Eラーニングなどを通して学びます。その他、TOEIC社内受験、資格取得支援制度など、社員の自己啓発をバックアップします。

    年収
    430万円~700万円
    職種
    デジタル回路設計

    更新日 2026.04.28

  • 検索結果一覧73件(52~73件表示)

    年収800万円以上、年収アップ率61.7%

    デジタル回路設計の新着・更新情報のみ表示の求人探しは、パソナキャリアの転職コンサルタントへお任せください。

    極秘プロジェクトにかかわる求人や、事業立ち上げ、IPOなど、サイト上では公開されない、他の転職サイトでは見られない「非公開求人」の中から、ご経験にマッチした求人をお探しします。

    年収診断・キャリアタイプシミュレーション

    あなたの年収、適正ですか?
    転職前に【年収UPの可能性】と【キャリアタイプ】をチェック

    よくあるご質問